IHEP OpenIR  > 实验物理中心
BELLEII实验高速数据接收板的设计
其他题名The Design of High Speed Link Board in BELLEII
赵京周; 刘振安; 孙德晖; 徐昊; 王强
2012
发表期刊核电子学与探测技术
期号1页码:21-24+40
通讯作者赵京周
其他摘要在高能物理实验中,随着加速器和探测器性能的提高,数据获取系统正面临着越来越大的海量数据实时可靠传输的挑战。BELLEII探测器是运行在SuperKEKB高亮度加速器上的新型探测器,其数据获取系统也面临这一难题。基于FPGA的高速数据接收模块(HSLB)作为数据获取系统的数据传输核心,采用RocketIO技术实现高速串行数据传输,满足速率3.125 Gbps的设计要求;与专用接口连接的CPLD作为控制芯片在线配置FPGA固件,提供快速硬件程序加载,高速链路共享,高速数据传输和慢控制命令传输的功能。论文详细描述了高速数据传输模块的硬件设计、在线配置FPGA的实现方案。经过测试,该模块成功实现设计目...
关键词Belle2Link 数据获取系统 高速数据传输 RocketIO 在线配置
文献类型期刊论文
条目标识符http://ir.ihep.ac.cn/handle/311005/219135
专题实验物理中心
推荐引用方式
GB/T 7714
赵京周,刘振安,孙德晖,等. BELLEII实验高速数据接收板的设计[J]. 核电子学与探测技术,2012(1):21-24+40.
APA 赵京周,刘振安,孙德晖,徐昊,&王强.(2012).BELLEII实验高速数据接收板的设计.核电子学与探测技术(1),21-24+40.
MLA 赵京周,et al."BELLEII实验高速数据接收板的设计".核电子学与探测技术 .1(2012):21-24+40.
条目包含的文件
文件名称/大小 文献类型 版本类型 开放类型 使用许可
7916.pdf(711KB)期刊论文作者接受稿限制开放CC BY-NC-SA请求全文
个性服务
推荐该条目
保存到收藏夹
查看访问统计
导出为Endnote文件
谷歌学术
谷歌学术中相似的文章
[赵京周]的文章
[刘振安]的文章
[孙德晖]的文章
百度学术
百度学术中相似的文章
[赵京周]的文章
[刘振安]的文章
[孙德晖]的文章
必应学术
必应学术中相似的文章
[赵京周]的文章
[刘振安]的文章
[孙德晖]的文章
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。